## Cómo utilizar el analizador de máquinas de estados de Quartus

Creador: David Rubio G.

Entrada: <a href="https://soceame.wordpress.com/2025/01/15/como-utilizar-el-analizador-de-maquinas-de-estados-de-quartus/">https://soceame.wordpress.com/2025/01/15/como-utilizar-el-analizador-de-maquinas-de-estados-de-quartus/</a>

Blog: <a href="https://soceame.wordpress.com/">https://soceame.wordpress.com/</a>

GitHub: <a href="https://github.com/DRubioG">https://github.com/DRubioG</a>

Fecha última modificación: 24/02/2025

Quartus tiene internamente un analizador de máquinas de estados, que te muestra la máquina de estados sintetizada de nuestro proyecto.

Primero tenemos que tener nuestro código.

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY SM3 IS
     PORT (
          clock : IN STD_LOGIC;
         reset : IN STD_LOGIC;
a : IN STD_LOGIC := '0';
b : OUT STD_LOGIC
END SM3;
ARCHITECTURE BEHAVIOR OF SM3 IS
     TYPE type_fstate IS (S0,S1,S2);
     SIGNAL fstate : type_fstate;
     SIGNAL reg_fstate : type_fstate;
BEGIN
     PROCESS (clock, reg_fstate)
     BEGIN
          IF (clock='1' AND clock'event) THEN
  fstate <= reg_fstate;</pre>
          END IF:
     END PROCESS;
     PROCESS (fstate, reset, a)
     BEGIN
          IF (reset='1') THEN
               reg_fstate <= SO;
               b <= '0';
          ELSE
              b <= '0';
               CASE fstate IS
                   WHEN SO \Rightarrow
IF ((a = '1')) THEN
                         reg_fstate <= S1;
-- Inserting 'else' block to prevent latch inference
                            reg_fstate <= 50;
                        END IF;
                        b <= '0';
                    WHEN S1 =>
                        IF (NOT((a = '1'))) THEN
                          reg_fstate <= S2;
- Inserting 'else' block to prevent latch inference
                        ELSE
                             reg_fstate <= 51;
                        END IF;
                        b <= '0';
                   WHEN S2 =>
                        IF ((a = '1')) THEN
                          reg_fstate <= S0;
- Inserting 'else' block to prevent latch inference
                            reg_fstate <= S2;
                        END IF;
                        b <= '1';
                    WHEN OTHERS =>
                        b <= 'X';
report "Reach undefined state";</pre>
               END CASE;
          END IF:
     END PROCESS;
-END BEHAVIOR;
```

Después sintetizamos el código.



Una vez sintetizado, nos vamos a Tools en Netlist Viewers y buscamos State Machine Viewer.



Esto nos abre el una imagen con la máquina de estados sintetizada. Abajo figura la información de cambio de estados de la máquina.



También figura la codificación de la máquina de estados.

